14位高精度高速AD转换器AD9244 14位高精度高速AD转换器AD924414位高精度高速AD转换器AD92
上传时间: 2016-06-15
上传用户:曹云鹏
该程序用事件管理器B的定时器4定时时间来触发A/D采样的启动。采样时采用级联模式,一次做16个转换,转换通道分别是0~15。转换完成后,在A/D中断服务子程序中将转换结果读出。该程序做一次A/D采样。
上传时间: 2017-09-25
上传用户:标点符号
高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISERDES 设计的多路串并转换器可以实现800 Mbit/ s 输入信号的串并转换,并且减少了设计复杂度,缩短了开发周期,能满足设计要求。关键词:串并转换;现场可编程逻辑阵列;Xilinx ; ISERDES
上传时间: 2013-11-03
上传用户:王小奇
高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISERDES 设计的多路串并转换器可以实现800 Mbit/ s 输入信号的串并转换,并且减少了设计复杂度,缩短了开发周期,能满足设计要求。关键词:串并转换;现场可编程逻辑阵列;Xilinx ; ISERDES
上传时间: 2013-11-17
上传用户:hxy200501
用模拟比较器实现AD模拟转换,能很好地控制AD转换精度和速度。
上传时间: 2013-12-24
上传用户:lili123
DSP采样MCBSP控制的AD/DA转换器,工作,将数据送到GSM进行压缩出来后发HPI总线传给CPU
上传时间: 2014-01-11
上传用户:zhangzhenyu
内含丰富的单片机AD.DA转换器、PWM脉宽调制、数码管显示的程序,可读性强。
上传时间: 2013-12-17
上传用户:czl10052678
AD7714是一款24位高速AD转换芯片,提供初始化过程请大家指正
上传时间: 2016-07-26
上传用户:xaijhqx
自己编的基于51单片机的ad电压转换.用的是AD0831,两个程序一个是基于用定时器模拟时钟,一个程控.
上传时间: 2016-08-30
上传用户:JIUSHICHEN
14位高速AD转换芯片 应用范围十分广泛 主要应用在 电力 检测领域
上传时间: 2013-12-08
上传用户:huql11633